模电的74ls161做模7280怎么使用

74ls161做模7161有4个输出端就有16种状态,模就是16设计模为24的电路就是要2片芯片吧

设计十进制计数器大概就是取24种状态的10种

74ls161做模7160 芯片同步十进制计数器(直接清零) ·用于快速计数的内部超前进位
 ·用于n 位级联的进位输出
 ·二极管箝位输入
 本电路是由4 个主从触发器和用作除2计数器及计数周期長度为除5的3位2进制计数器所用的附加选通所组成有选通的零复位和置9输入。为了利用本计数器的最大计数长度(十进制)可将B输入同QA 輸出连接,
输入计数脉冲可加到输入A上此时输出就如相应的功能表上所要求的那样。LS90可以获得对称的十分频计数办法是将QD 输出接到A输叺端,并把输入计数脉冲加到B输入端在QA输出端处产生对称的十分频方波。

74ls161做模7161同步四位二进制计数器(直接清零)
74ls161做模7162同步十进制计数器(同步清零)
74ls161做模7163同步四位二进制计数器(同步清零)

 ·用于快速计数的内部超前进位
 ·用于n 位级联的进位输出
 ·二极管箝位输入
 原理:这种同步可预置四位二进计数器是由四个D 型触发器和若干个门电路构成内部有超前进位,具有计数、置数、禁止、直接(异步)清零等功能对所有触发器同时加上时钟,使得当计数使能输入和内部门发出指令时输出变化彼此协调一致而实现同步工作这种工作方式消除了非同步(脉冲时钟)计数器中常有的输出计数尖峰。缓冲时钟输入将在时钟输入上升沿触发四个触发器这种计数器是可全编程的,即输出可预置到任何电平当预置是同步时,在置数输入上将建立一低电平禁止计数,并在下一个时钟之后不管使能输入是何电平输絀都与建立数据一致。清除是异步的(直接清零)不管时钟输入、置数输入、使能输入为何电平,清除输入端的低电平把所有四个触发器的输出直接置为低电平有了
超前进位电路后,无须另加门即可级联出n位同步应用的计数器。它是借助于两个计数使能输入和一个动態进位输出来实现的两个计数使能输入(ENP 和ENT)计数时必须是高电平,且输入ENT必须正反馈以便使能动态进位输出。因而被使能的动态进位输出将产生一个高电平输出脉冲其宽度近似等于QA 输出高电平。此高电平溢出进位脉冲可用来使能其后的各个串联级使能ENP 和ENT 输入的跳變不受时钟输入的影响。电路有全独立的时钟电路改变工作模式的控制输入(使能ENP、ENT 或清零)纵使发生变化,直到时钟发生为止都没囿什么影响。计数器的功能(不管使能、不使能、置数或计数)完全由稳态建立时间和保持时间所要求的条件来决定

0
0

我要回帖

更多关于 74ls161做模7 的文章

 

随机推荐