altium designer 10中怎么找到555时基电路

555时基电路做延时器_百度知道
555时基电路做延时器
要求延时2小时,电源12V,555的2脚和6脚输入为5V555时基电路做延时器
提问者采纳
11RT*CT.11≈6486S取CT=4700uF=/zhidao/wh%3D450%2C600/sign=9ed9bfd5d439bb3dc60191c/b21cd6ac381f30fdda。RT*CT=2*3600/1,应当是下图中的右图.jpg" />Td=1.7*10^-/zhidao/wh%3D600%2C800/sign=a323bd9d023b5bb5bef901/b21cd6ac381f30fdda://d.jpg" target="_blank" title="点击查看大图" class="ikqb_img_alink"><img class="ikqb_img" src="http.hiphotos.hiphotos.38MΩ.jpg" esrc="http://d://d.hiphotos。<a href="http.7*10^-3)≈1380kΩ=1555用于延时的电路称为单稳态电路,你说的连接方式.com/zhidao/pic/item/b21cd6ac381f30fdda,RT=6468/(4.baidu
提问者评价
谢谢你的耐心解答,好详细呀
其他类似问题
按默认排序
其他3条回答
如果你要产生1s的时钟这个我觉得,因为这时选的电容比较大,最好还是有个电路对照
推荐用4060来做吧!或者,一个单片机搞定。
555很难做到这么长的延时
时基电路的相关知识
您可能关注的推广
等待您来回答
下载知道APP
随时随地咨询
出门在外也不愁555时基电路在烟雾报警器中起什么作用_百度知道
555时基电路在烟雾报警器中起什么作用
我是个新人没分
麻烦知道的人说下
我有更好的答案
并在该电路输出端输出200毫安的声音信号它是报警器中的锁定和振荡电路,本电路将产生振荡,检测头输出信号达到这个值之后,电路中可在他的输入端通过电位器设定一个固定值,推动报警发声器发出报警信号
其他类似问题
烟雾报警器的相关知识
您可能关注的推广回答者:
等待您来回答
下载知道APP
随时随地咨询
出门在外也不愁第三届可穿戴产品设计技术研讨会
成都·智能医疗创新应用论坛
2015物联网技术与创新应用大会
工业应用中的小批量快速原型制作技术研讨会
电路设计宝典:浅谈555电路设计
来源:网站整理
作者:孔令双日 10:58
[导读] 555定时器是一种模拟和数字功能相结合的中规模集成器件。一般用双极型(TTL)工艺制作的称为555,用互补金属氧化物(CMOS)工艺制作的称为7555,除单定时器外,还有对应的双定时器556/7556。
  555定时器是一种模拟和数字功能相结合的中规模集成器件。一般用双极型(TTL)工艺制作的称为555,用互补金属氧化物(CMOS)工艺制作的称为7555,除单定时器外,还有对应的双定时器556/定时器的电源电压范围宽,可在4.5V~16V工作,7555可在3~18V工作,输出驱动电流约为200mA,因而其输出可与TTL、CMOS或者模拟电路电平兼容。1972年,美国Signetics公司研制555定时器用于取代机械式定时器的中规模集成电路,因输入端设计有三个5k&O的电阻而得名。
  一、基本原理
  555时基电路的工作过程如下:当2脚,即比较器A2的反相输入端加进电位低于?VDD的触发信号时,则VT9、VTll导通,给双稳态触发器中的VTl4提供一偏流,使VTl4饱和导通,它的饱和压降Vces箝制VTl5的基极处于低电平,使VTl5截止,VTl7饱和,从而使VTl8截止,VTl9导通,VT20完全饱和导通,VT21截止。因此,输出端3脚输出高电平。此时,不管6端(阈值电压)为何种电平,由于双稳态触发器(VTl4-VTl7)中的4.7k&O电阻的正反馈作用(VTl5的基极电流是通过该电阻提供的),3脚输出高电平状态一直保持到6脚出现高于?VDD的电平为止。当触发信号消失后,即比较器A2反相输入端2脚的电位高于?VDD,则VT9、VTll截止,VTl4因无偏流而截止,此时若6脚无触发输入,则VTl7的Vces饱和压降通过4.7k&O电阻维持VTl3截止,使VTl7饱和稳态不变,故输出端3脚仍维持高电平。同时,VTl8的截止使VT6也截止。当触发信号加到6脚时,且电位高于?VDD时,则VTl、VT2、VT3皆导通。此时,若2脚无外加触发信号使VT9、VTl4截止,则VT3的集电极电流供给VTl5偏流,使该级饱和导通,导致VTl7截止,进而VTl8导通,VTl9、VT2。都截止,VT21饱和导通,故3脚输出低电平。当6脚的触发信号消失后,即该脚电位降至低于?VDD时,则VTl、VT2、VT3皆截止,使VTl5得不到偏流。此时,若2脚仍无触发信号,则VTl5通过4.7k&O电阻得到偏流,使VTl5维持饱和导通,VTl7截止的稳态,使3脚输出端维持在低电平状态。同时,VTl8的导通,使放电级VT6饱和导通。通过上面两种状态的分析,可以发现:只要2脚的电位低于?VDD,即有触发信号加入时,必使输出端3脚为高电平;而当6脚的电位高于?VDD时,即有触发信号加进时,且同时2脚的电位高于?VDD时,才能使输出端3脚有低电平输出。4脚为复位端。当在该脚加有触发信号,即其电位低于导通的饱和压降0.3V时,VT8导通,其发射极电位低于lV,因有D3接入,VTl7为截止状态,VTl8、VT21饱和导通,输出端3脚为低电平。此时,不管2脚、6脚为何电位,均不能改变这种状态。因VT8的发射极通过D3及VTl7的发射极到地,故VT8的发射极电位任何情况下不会比1.4V电压高。因此,当复位端4脚电位高于1.4V时,VT8处于反偏状态而不起作用,也就是说,此时输出端3脚的电平只取决于2脚、6脚的电位。
多谐振荡器相关文章
多谐振荡器相关下载
555电路相关文章
555电路相关下载
双稳态电路相关文章
双稳态电路相关下载
近几年来,智能手机等便携终端设备受到热捧,全球2G、3G和4G LTE网络频段的呈多样性,促使无线技术走向多样化与技术迭替。...
在标准、成本、技术、消费基础等因素的制约下,被业界炒得火热的智能家居概念却在消费市场碰上了寒流。因此紧抓问题根源,对症下药,寻求突破来促...
创新实用技术专题
Copyright &
.All Rights Reserved求555时基电路的分析应用_百度知道
求555时基电路的分析应用
求555时基电路的分析应用越详细越好附些网址
我有更好的答案
按默认排序
如图3(A)所示;8脚是电源端,而置位端s即触发端(TR)则要求低电乎。其中6脚称阈值端(TH),要求高电平,置零端R即阈值端(TH)要求高电平,是模拟电路和数字电路的混合体,1&#47。但后来经过开发。另外还有复位端MR://www,有一个输出端Vo。图1 555集成电路内部结构图  555集成电路是8脚封装;3脚是输出端(Vo),1脚是地端,要求低电平,Q=0时DIS端悬空、调压、放电管以及缓冲器等,目前被广泛用于各种电子产品中;&#47.com/article/component/:  (1)两个输入端的触发电平要求一高一低,触发端(TR)可看成是置位端S,它除了作定时延时控制外,对TH(R)端来讲,555集成电路内部有几十个元器件、使用方便,还可用于调光;5脚是控制电压端(Vc),如图1所示;7脚是放电端(DIS).html" target="_blank">http,电路比较复杂,有分压器、价格低廉;2&#47,Vo可等效成触发器的Q端,放电端(DIS)可看成是由内部放电开关控制的一个接点,用于交流信号源、调温;3VDD是高电平1.sydzdiy,控制电压端Vc、双稳和脉冲调制电路;4脚是复位端(MR)、脉冲调制等:阈值端(TH)可看成是置零端R、调速等多种控制及计量检测;  (2)两个输入端的触发电平使输出发生翻转的阈值电压值也不同:Q=1时DIS端接地、电源变换,是下比较器的输入,这个特殊的触发器有两个输入端.html&lt,有悬空和接地两种状态。此外,也是由输入端的状态决定,还可以组成脉冲振荡,由触发器的Q端控制;3VDD是高电平1,它是内部放电管的输出。 图2 555集成电路封装图  我们也可以把555电路等效成一个带放电开关的R-S触发器,双列直插型、单稳,&gt,如图2(A)所示;2脚称触发端(TR)、频率变换,它有O和1两种状态:///article/component/。由于它工作可靠、比较器,电源端VDD和地端GND,按输入输出的排列可看成如图2(B)所示、基本R-S触发器。这个特殊的触发器有两个特点,是上比较器的输入,当V c端不接控制电压时,由输入端所加的电平决定,所以叫做555定时器或555时基电路,可用它改变上下触发电平值,<a href="http.A&gt1
555时基电路的特点  555集成电路开始是作定时器应用的,加上低电平时可使输出为低电平
体应用电路很多,不知你要做什么用?给你个网址自己看看吧
其他类似问题
时基电路的相关知识
等待您来回答
下载知道APP
随时随地咨询
出门在外也不愁采用555时基的抗干扰定时器电路设计
日 09:12 来源:互联网 作者:秩名 (0)
  在运用555时基电路设计而成的定时器电路中,一般都将555时基电路连接成单稳态触发器,这样连接使得电路设计简单,只需要几个电阻器和电容器就能实现触发功能,但同时也存在外部对555时基电路2脚的干扰问题,本电路巧妙的利用了555时基电路4脚的强制复位的功能来实现抗干扰的定时器电路。
  电路工作原理:在SB断开时,555时基电路的4脚通过电阻器R6与地相连,555时基电路被强制复位。此时,无论2脚受到多大的干扰,555时基电路都不工作。当按下按钮B后,电源通过二极 管VD1加到4脚一个高电平,时基电路的强制复位功能解除,同时电源通过电阻器R1加 到三极管VT1的基极上,使得VT1导通,电容器C2通过与VT1集电极相连后向IC电路的2脚输出一个低电平,IC翻转置位,3脚输出高电平,发光二极管点亮、继电器K得电, 触点K-1闭合,插座对外供电,同时3脚的高电平通过VD2向4脚输出一个高电平使得电路自锁。当暂态结束后,电路翻回稳态,3脚输出低电平,继电器K失电,触头K-1断开,电路恢复到初始状态。
  元器件的选择:IC1555时基电路选用NE555、&A555、SL555等时基集成电路;R1~R7选用RTX&1/4W型碳膜电阻器;RP可用WSW型有机实心微调可变电阻器;C2、C4、C5、C6选用CT1型瓷介电容器,C1、C3、C7选用CD11&16V电解电容器;二极管VD1、VD2、VD3选用IN4148硅型开关二极管,VD4~VD7选用IN4001硅型普通整流二极管;继电器K可根据用电设备的需要选择;三端集成稳压器选用7809型三端集成稳压电路。
相关技术文章:
相关资料下载:
上周热点文章排行榜
上周资料下载排行榜
技术交流、我要发言! 发表评论可获取积分! 请遵守相关规定。
创新实用技术专题
健康管理理念的兴起使可穿戴医疗有了广泛的需求基础,从苹果UP...

我要回帖

更多关于 altium designer 10 的文章

 

随机推荐