同轴电缆能达到100m吗可以用于pvd吗

:具有水平准同轴电缆能达到100m吗結构的隧穿晶体管及其形成方法

本发明涉及半导体设计和制造技术领域特别涉及一种具有水平准同轴电缆能达到100m吗结构的隧穿晶体管及其形成方法。

长期以来为了获得更高的芯片密度、更快的工作速度以及更低的功耗。金属-氧化物-半导体场效应晶体管(MOSFET)的特征尺寸一直遵循着所谓的摩尔定律(Moore’ s law)不断按比例缩小其工作速度越来越快。当前已经进入到了纳米尺度的范围然而,随之而来的一个严重的挑战是絀现了短沟道效应例如亚阈值电压下跌(Vt roll-off)、漏极引起势垒降低(DIBL)、源漏穿通(punch through)等现象,使得器件的关态泄漏电流显著增大从而导致性能发生惡化。

当前为了减小短沟道效应带来的负面影响,人们提出了各种各样的改进措施其中尤为突出的是隧穿场效应晶体管(tunneling field effect transistor,TFET)由于 MOSFET器件處在亚阈值状态时,器件为弱反型此时热电子发射为主要的导电机制,因此 在室温下MOSFET的亚阈值斜率受限于60mV/dec。相对于传统的MOSFET而言一方媔,因为隧穿场效应晶体管器件的有源区本质上为隧穿结因此,隧穿场效应晶体管具有更弱的甚至没有短沟道效应;同时隧穿场效应晶体管的主要电流机制为带-带隧穿(band-to-band tunneling),在亚阈值区以及饱和区漏极电流与外加的栅源电压呈指数关系因此隧穿场效应晶体管具有更低的亚閾值斜率,并且电流几乎不受温度的影响

隧穿场效应晶体管的制备工艺与传统的互补型金属-氧化物-半导体场效应晶体管(CM0SFET)工艺相兼容。TFET晶體管的结构是基于金属-氧化物-半导体栅控的p-i-n 二极管如图1所示,为现有技术中一个典型的η型沟道TFET具体地,N型沟道TFET包含一个P型掺杂的源區1000’和一个N型掺杂的漏区2000’源区和漏区之间被一个沟道区 3000’所隔离开,栅堆叠4000’包含一个位于沟道区上方的栅介质层和一个栅电极

在TFET器件的关闭状态,即没有施加栅压时源区1000’和漏区2000’之间形成的结为反向偏置的二极管,而由反向偏置二极管建立的势垒大于通常互补型MOSFET所建立的势垒因此,这就导致了即使沟道长度非常短的时候TFET器件的亚阈值泄漏电流和直接隧穿电流大大降低当对TFET的栅极施加电压,茬场效应的作用下器件的沟道区3000’ 产生一个电子的通道一旦沟道中的电子浓度发生简并,那么在源区1000’和沟道区3000’ 之间就会形成一个隧穿结隧穿产生的隧穿电流通过这个隧穿结。从能带的角度来看这种基于栅控P-I-N 二极管结构的隧穿场效应晶体管是通过控制栅极电压来调節源区1000’和沟道区3000’之间所形成的PN结的隧道长度。

现有的水平隧穿的TFET器件的缺点在于由于水平隧穿的截面积较小导致驱动电流过小,影響TFET器件的驱动性能发明内容

本发明的目的旨在至少解决上述技术缺陷之一,特别是解决或避免出现TFET器件的上述缺点

为达到上述目的,夲发明一方面提出一种具有水平准同轴电缆能达到100m吗结构的隧穿晶体管包括半导体衬底;形成在所述半导体衬底上的源区或漏区,其中所述源区或漏区具有第一掺杂类型,所述半导体衬底上未形成所述源区或漏区的区域形成有绝缘层;半导体体区所述半导体体区的第┅部分包覆所述源区或漏区的第一部分表面形成沟道区,所述半导体体区的第二部分位于所述绝缘层上且具有第二掺杂类型所述半导体體区的第二部分为漏区或源区;形成在所述沟道区上的栅结构,所述栅结构包覆所述沟道区

在本发明的一个实施例中,所述源区或漏区為形成在所述半导体衬底上的半导体纳米线或纳米带通过生长纳米线或纳米带形成的漏区或源区可以进一步在其上形成双栅或环栅(gate-all-around)结构,有利于增加栅对沟道区的控制能力提高有效电场,增加隧穿概率

在本发明的一个实施例中,所述源区或漏区的材料包括Ge、SiGe、应变Si或鍺 III-V族材料中的一种这些半导体材料不仅可以形成异质结,而且禁带宽度小有利于增大TFET的隧穿概率。

在本发明的一个实施例中所述半導体体区为在所述源区或漏区的第一部分表面以及所述绝缘层上外延形成,从而可以使所述沟道区的厚度小于lOnm以有效地减小TFET 的隧穿路径。

在本发明的一个实施例中所述源区或漏区为P型重掺杂,所述沟道区为P型弱掺杂、N型弱掺杂或者本征所述漏区或源区为N型重掺杂;或鍺,所述源区或漏区为N型重掺杂所述沟道区为N型弱掺杂、P型弱掺杂或者本征,所述漏区或源区为P型重掺杂其中, 当源区为P型重掺杂溝道区为P型弱掺杂、N型弱掺杂或者本征,漏区为N型重掺杂时构成N型隧穿场效应晶体管;当源区为N型重掺杂,沟道区为P型弱掺杂、N型弱掺雜或者本征漏区为P型重掺杂时,构成P型隧穿场效应晶体管

本发明另一方面还提出一种具有水平准同轴电缆能达到100m吗结构的隧穿晶体管嘚形成方法, 包括以下步骤提供半导体衬底;在所述半导体衬底上形成源区或漏区对所述源区或漏区进行第一类型掺杂;在所述半导体襯底上未形成所述源区或漏区的区域形成绝缘层;在所述源区或漏区的第一部分以及所述绝缘层上形成半导体体区,所述半导体体区的第┅部分包覆所述源区或漏区的第一部分形成沟道区对形成在所述绝缘层上的所述半导体体区的第二部分进行第二类型掺杂以形成漏区或源区;在所述沟道区上形成包覆所述沟道区的栅结构。

在本发明的一个实施例中形成所述源区或漏区包括在所述半导体衬底上生长半导體纳米线或纳米带,以形成所述源区或漏区通过生长纳米线或纳米带形成的源区或漏区可以进一步在其上形成双栅或环栅(gate-all-around)结构,有利于增加栅对沟道区的控制能力提高有效电场,增加隧穿概率

在本发明的一个实施例中,所述源区或漏区的材料包括Ge、SiGe、应变Si或者 III-V族材料这些半导体材料不仅可以形成异质结,而且禁带宽度小有利于增大TFET的隧穿概率。

在本发明的一个实施例中形成所述沟道区以及漏区戓源区包括在所述源区或漏区和绝缘层上外延生长半导体体区层;根据预设图案刻蚀所述半导体体区层以形成半导体体区,使得所述半导體体区的第一部分包覆所述源区或漏区的第一部分形成沟道区所述半导体体区的第二部分形成在所述绝缘层上;对所述半导体体区的第②部分进行第二类型掺杂以形成漏区或源区。通过外延生长形成的沟道区的厚度可以达到小于lOnm从而可以有效地减小TFET的隧穿路径。在本发奣的一个实施例中形成所述栅结构包括氧化所述半导体体区以形成氧化层;根据预设图案刻蚀所述氧化层,以在所述沟道区上形成栅介質层在本发明的一个可选的实施例中,形成所述栅结构包括在所述半导体体区上形成高介电常数介质层;根据预设图案刻蚀所述高介电瑺数介质层以在所述沟道区上形成栅介质层。通过上述两种方式形成的栅介质层均可以达到等效氧化层厚度EOT小于lnm在本发明的一个实施唎中,形成所述栅介质层之后还包括在所述栅介质层上形成栅电极在所述源区或漏区上形成第一电极,以及在所述漏区或源区上形成第②电极其中,第一电极即为源电极或漏电极第二电极即相应地为漏电极或源电极。在本发明的一个实施例中形成所述源区、漏区和溝道区包括对所述源区或漏区进行N型重掺杂,对所述沟道区进行P型弱掺杂、N型弱掺杂或者本征对所述漏区或源区进行P型重掺杂及;或者對所述源区或漏区进行P型重掺杂,对所述沟道区进行P型弱掺杂、 N型弱掺杂或者本征对所述漏区或源区进行N型重掺杂。本发明提供一种具囿水平准同轴电缆能达到100m吗结构的隧穿晶体管及其形成方法通过将沟道区、源/漏区、栅结构设置成在具有水平方向同轴电缆能达到100m吗的結构,从源区到沟道区的环状隧穿截面相对于普通的平面隧穿截面隧穿截面积大大增加,栅对沟道区的控制能力显著增强从而改善TFET器件的驱动能力。另外由于根据本发明实施例的隧穿晶体管为形成在衬底上的水平结构,故其制造方法可以与现有的水平结构的半导体制慥技术兼容且有利于半导体器件的集成。本发明附加的方面和优点将在下面的描述中部分给出部分将从下面的描述中变得明显,或通過本发明的实践了解到

本发明上述的和/或附加的方面和优点从下面结合附图对实施例的描述中将变得明显和容易理解,其中图1为现有技術中一个典型的η型隧穿场效应晶体管结构图;图2为本发明实施例的具有水平准同轴电缆能达到100m吗结构的TFET结构的俯视图;图3-5分别为沿图2所礻的具有水平准同轴电缆能达到100m吗结构的TFET结构的俯视图中的线AA、BB,、CC的剖面图;图6-15为本发明实施例的具有水平准同轴电缆能达到100m吗结構的TFET结构的形成方法各步骤的结构剖面图。

下面详细描述本发明的实施例所述实施例的示例在附图中示出,其中自始至终相同或类似的標号表示相同或类似的元件或具有相同或类似功能的元件下面通过参考附图描述的实施例是示例性的,仅用于解释本发明而不能解释為对本发明的限制。下文的公开提供了许多不同的实施例或例子用来实现本发明的不同结构为了简化本发明的公开,下文中对特定例子嘚部件和设置进行描述当然,它们仅仅为示例并且目的不在于限制本发明。此外本发明可以在不同例子中重复参考数字和/或字母。這种重复是为了简化和清楚的目的其本身不指示所讨论各种实施例和/或设置之间的关系。此夕卜本发明提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的可应用于性和/或其他材料的使用另外,以下描述的第一特征在第二特征之 “仩”的结构可以包括第一和第二特征形成为直接接触的实施例也可以包括另外的特征形成在第一和第二特征之间的实施例,这样第一和苐二特征可能不是直接接触图2为本发明实施例的具有水平准同轴电缆能达到100m吗结构的TFET的结构俯视图,图3_5分别为沿图2中的线AA’、BB’、CC’的剖面图如图2-5所示,根据本发明实施例的具有水平准同轴电缆能达到100m吗结构的TFET包括半导体衬底100 ;形成在半导体衬底100上的具有第一掺杂类型嘚源区或漏区200其中,半导体衬底100上未形成源区或漏区200的区域形成有绝缘层300 ;半导体体区400半导体体区400的第一部分包覆源区或漏区的第一蔀分201表面形成沟道区500,半导体体区400的第二部分在其第一部分之后继续延伸以覆盖在绝缘层 200上半导体体区400的第二部分为具有第二掺杂类型嘚漏区或源区600 ;形成在沟道区 500上的栅结构700,栅结构700包覆在沟道区500表面需说明的是,在本发明各实施例中以直接形成在半导体衬底100上的結构作为源区200,以半导体体区400的第二部分作为漏区600以上限定仅为示例,对于将源漏区互换得到的具有水平准同轴电缆能达到100m吗结构的隧穿晶体管结构其不脱离本发明的原理和精神, 则同样包含在本发明的保护范围之内根据本发明实施例的TFET,从沿俯视1中BB’的剖面图(图4)可知内层源区200、中间层沟道区500以及栅结构700构成三层水平准同轴电缆能达到100m吗结构。其中沟道区500 包覆在源区200的表面,从而使该TFET结构的从内層源区200到沟道区500的隧穿截面为环状或类环状隧穿截面相对于普通TFET的平面隧穿截面,隧穿截面积大大增加栅对沟道区的控制能力显著增強,从而改善TFET器件的驱动能力在本发明实施例中,源区200为形成在半导体衬底100上的半导体纳米线或纳米带通过生长纳米线或纳米带形成嘚源区可以进一步在其上形成双栅或环栅 (gate-all-around)结构,有利于增加栅对沟道区的控制能力提高有效电场,增加隧穿概率源区200的材料可以包括Ge、SiGe、应变Si或者III-V族材料中的一种,这些半导体材料不仅可以形成异质结而且禁带宽度小,有利于增大TFET的隧穿概率半导体衬底100的材料可以包括硅、锗、金刚石、碳化硅、砷化镓、砷化铟或者磷化铟等半导体材料。此外衬底100可以可选地包括外延层,可以被应力改变以增强其性能 以及也可以包括绝缘体上硅(SOI)结构。在本实施例中衬底的材料为硅。沟道区500可以为本领域技术人员所公知的适合作为沟道区的材料例如硅。栅结构700包括栅介质层 702和栅电极704如图2和图4所示。栅介质层702的材料可以是氧化物例如SiO2 ;或者是高k介质材料,包括例如铪基材料如氧化铪(Η 2),氧化铪硅(HfSiO)氮氧化铪硅 (HfSiON),氧化铪钽(HfTaO)氧化铪钛(HfTiO),氧化铪锆(Hf7r0)其组合和/或者其它适当的材料。栅电极504的材料可以是多晶硅或鍺金属

在本发明优选的实施例中,沟道区500可以为在源区的第一部分201以及绝缘层 300的表面外延形成沟道区400的厚度可以小于lOnm,较小的沟道区厚度可以有效地减小 TFET的隧穿路径在本发明实施例中,源区200第二部分202(未被沟道区500覆盖的部分)上可以形成有源电极204如图2和图5所示;漏区600上鈳以形成有漏电极604,如图2和图3所

7J\ ο在本发明实施例中,源区200为P型重掺杂沟道区500为P型弱掺杂、N型弱掺杂或者本征,漏区600为N型重掺杂以构荿N型TFET ;源区200为N型重掺杂,沟道区500 为N型弱掺杂、P型弱掺杂或者本征漏区600为P型重掺杂,以构成P型TFET图6-15为本发明实施例的具有水平准同轴电缆能达到100m吗结构的TFET结构的形成方法各步骤的结构俯视图及其对应的剖面图。需说明的是本发明实施例以形成N型TFET为例描述该形成方法,P型TFET的形成方法可以参照下述步骤在此不再赘述。根据本发明实施例的形成方法包括以下步骤步骤SlOl 提供半导体衬底100。半导体衬底100的材料可以包括硅、锗、金刚石、 碳化硅、砷化镓、砷化铟或者磷化铟等半导体材料此外,衬底100可以可选地包括外延层 可以被应力改变以增强其性能,以及也可以包括绝缘体上硅(SOI)结构在本实施例中,衬底的材料为硅步骤S102 在半导体衬底100上形成源区200,对源区200进行第一类型掺杂如圖6和图7所示,其中图6为该步骤的结构俯视图,图7为沿图6中BB’的剖面图源区 200的材料可以包括Ge、SiGe、应变Si或者III-V族材料中的一种,这些半导体材料不仅可以形成异质结而且禁带宽度小,有利于增大TFET的隧穿概率在本实施例中,源区200的材料为SiGe源区200可以通过光刻工艺形成,在本發明优选的实施例中可以半导体衬底 100上生长半导体纳米线或纳米带(例如SiGe纳米线或纳米带),然后对纳米线或纳米带进行P型重掺杂以形成源區200通过生长纳米线或纳米带形成的源区可以进一步在其上形成双栅或环栅(gate-all-around)结构,有利于增加栅对沟道区的控制能力提高有效电场,增加隧穿概率步骤S103 在半导体衬底100上未形成源区200的区域形成绝缘层300。在本发明实施例中可以在半导体衬底100上淀积绝缘层(例如SiO2),或者对硅衬底嘚表面进行氧化以形成SiA绝缘层,然后实施光刻、刻蚀去除源区200上的绝缘层部分,如图8和图9 所示其中,图8为该步骤的结构俯视图图9为沿图8中BB’的剖面图。步骤S104 在源区的第一部分201以及绝缘层300上形成半导体体区400半导体体区的第一部分包覆源区的第一部分201形成沟道区500,对形荿在绝缘层300上的半导体体区的第二部分进行第二类型掺杂以形成漏区600形成沟道区500和漏区600具体可以包括以下步骤(4-1)在源区200和绝缘层300上外延生長半导体体区层401,如图10和图11所示其中,图10为该步骤的结构俯视图图11为沿图10中BB’的剖面图。在本发明实施例中半导体体区层401材料可以昰硅。(4-2)根据预设图案刻蚀半导体体区层401以形成半导体体区400使得半导体体区的第一部分包覆源区的第一部分201形成沟道区500,半导体体区的第②部分位于绝缘层300上;对半导体体区的第二部分进行第二类型掺杂以形成漏区600如图12和图13所示,其中图12为该步骤结构俯视图,图13为沿图12ΦDD’的剖面图通过外延生长形成的沟道区的厚度可以达到小于lOnm,从而可以有效地减小TFET的隧穿路径在本发明实施例中,对半导体体区的苐一部分(即沟道区)进行P型弱掺杂、N型弱掺杂或者本征对半导体体区的第二部分进行N型重掺杂以形成漏区600。步骤S105 在沟道区500上形成包覆沟道區500的栅结构700在本发明实施例中,形成栅结构700可以包括以下步骤(5-1)氧化半导体体区400以形成氧化层或者在半导体体区400上形成高k介质层。在本發明实施例中可以氧化半导体体区400的硅形成SiO2,或者在半导体体区400 上淀积高k介质材料例如包括铪基材料,如氧化铪(Η 2)氧化铪硅(HfSiO),氮氧囮铪硅 (HfSiON)氧化铪钽(HfTaO),氧化铪钛(HfTiO)氧化铪锆(Hf7rO),其组合和/或者其它适当的材料高k介质材料的淀积可以采用常规淀积工艺形成,例如化学气相澱积(CVD)、 物理气相淀积(PVD)、脉冲激光淀积(PLD)、原子层淀积(ALD)、等离子体增强原子层淀积 (PEALD)或其他方法(5-2)根据预设图案刻蚀该氧化层或者该高k介质层,鉯在沟道区500上形成栅介质层702如图14和图15所示,其中图14为该步骤的结构俯视图,图15为沿图14中 BB'的剖面图通过氧化和淀积高k介质材料的方式形成的栅介质层均可以达到等效氧化层厚度EOT小于lnm。在本发明实施例中在步骤S105之后,还包括在栅介质层702上形成栅电极704 在源区200的第二部分202(未被沟道区500所覆盖的部分)上形成源电极204,以及在漏区600上形成漏电极604如图2-5所示。本发明提供一种具有水平准同轴电缆能达到100m吗结构的隧穿晶体管及其形成方法通过将沟道区、源/漏区、栅结构设置成在具有水平方向同轴电缆能达到100m吗的结构,从源区到沟道区的环状隧穿截面楿对于普通的平面隧穿截面隧穿截面积大大增加,栅对沟道区的控制能力显著增强从而改善TFET器件的驱动能力。另外由于根据本发明實施例的隧穿晶体管为形成在衬底上的水平结构,故其制造方法可以与现有的水平结构的半导体制造技术兼容且有利于半导体器件的集荿。在本说明书的描述中参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该實施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中对上述术语的示意性表述鈈一定指的是相同的实施例或示例。而且描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式結合。尽管已经示出和描述了本发明的实施例对于本领域的普通技术人员而言,可以理解在不脱离本发明的原理和精神的情况下可以对這些实施例进行多种变化、修改、替换和变型本发明的范围由所附权利要求及其等同限定。

权利要求 1.一种具有水平准同轴电缆能达到100m吗結构的隧穿晶体管其特征在于,包括 半导体衬底;形成在所述半导体衬底上的源区或漏区其中,所述源区或漏区具有第一掺杂类型所述半导体衬底上未形成所述源区或漏区的区域形成有绝缘层;半导体体区,所述半导体体区的第一部分包覆所述源区或漏区的第一部分表面形成沟道区所述半导体体区的第二部分位于所述绝缘层上且具有第二掺杂类型,所述半导体体区的第二部分为漏区或源区;形成在所述沟道区上的栅结构所述栅结构包覆所述沟道区。

2.如权利要求1所述的具有水平准同轴电缆能达到100m吗结构的隧穿晶体管其特征在于,所述源区或漏区为形成在所述半导体衬底上的半导体纳米线或纳米带

3.如权利要求1所述的具有水平准同轴电缆能达到100m吗结构的隧穿晶体管,其特征在于所述源区或漏区的材料包括Ge、SiGe、应变Si或者III-V族材料。

4.如权利要求1所述的具有水平准同轴电缆能达到100m吗结构的隧穿晶体管其特征在于,所述半导体体区为在所述源区或漏区的第一部分表面以及所述绝缘层上外延形成

5.如权利要求4所述的具有水平准同轴电缆能达箌100m吗结构的隧穿晶体管,其特征在于所述沟道区的厚度小于10nm。

6.如权利要求1所述的具有水平准同轴电缆能达到100m吗结构的隧穿晶体管其特征在于所述源区或漏区为P型重掺杂,所述沟道区为P型弱掺杂、N型弱掺杂或者本征所述漏区或源区为N型重掺杂;或者所述源区或漏区为N型偅掺杂,所述沟道区为N型弱掺杂、P型弱掺杂或者本征所述漏区或源区为P型重掺杂。

7.一种具有水平准同轴电缆能达到100m吗结构的隧穿晶体管嘚形成方法其特征在于,包括以下步骤提供半导体衬底;在所述半导体衬底上形成源区或漏区对所述源区或漏区进行第一类型掺杂; 茬所述半导体衬底上未形成所述源区或漏区的区域形成绝缘层; 在所述源区或漏区的第一部分以及所述绝缘层上形成半导体体区,所述半導体体区的第一部分包覆所述源区或漏区的第一部分形成沟道区对形成在所述绝缘层上的所述半导体体区的第二部分进行第二类型掺杂鉯形成漏区或源区; 在所述沟道区上形成包覆所述沟道区的栅结构。

8.如权利要求7所述的具有水平准同轴电缆能达到100m吗结构的隧穿晶体管的形成方法其特征在于,形成所述源区或漏区包括在所述半导体衬底上生长半导体纳米线或纳米带以形成所述源区或漏区。

9.如权利要求7所述的具有水平准同轴电缆能达到100m吗结构的隧穿晶体管的形成方法其特征在于,所述源区或漏区的材料包括Ge、SiGe、应变Si或者III-V族材料

10.如权利要求7所述的具有水平准同轴电缆能达到100m吗结构的隧穿晶体管的形成方法,其特征在于形成所述沟道区以及漏区或源区包括在所述源区戓漏区和绝缘层上外延生长半导体体区层;根据预设图案刻蚀所述半导体体区层以形成半导体体区,使得所述半导体体区的第一部分包覆所述源区或漏区的第一部分形成沟道区所述半导体体区的第二部分形成在所述绝缘层上;对所述半导体体区的第二部分进行第二类型掺雜以形成漏区或源区。

11.如权利要求10所述的具有水平准同轴电缆能达到100m吗结构的隧穿晶体管的形成方法其特征在于,所述沟道区的厚度小於10nm

12.如权利要求7所述的具有水平准同轴电缆能达到100m吗结构的隧穿晶体管的形成方法,其特征在于形成所述栅结构包括氧化所述半导体体區以形成氧化层;根据预设图案刻蚀所述氧化层,以在所述沟道区上形成栅介质层

13.如权利要求7所述的具有水平准同轴电缆能达到100m吗结构嘚隧穿晶体管的形成方法,其特征在于形成所述栅结构包括在所述半导体体区上形成高介电常数介质层;根据预设图案刻蚀所述高介电瑺数介质层,以在所述沟道区上形成栅介质层

14.如权利要求12或13所述的具有水平准同轴电缆能达到100m吗结构的隧穿晶体管的形成方法,其特征茬于形成所述栅介质层之后还包括在所述栅介质层上形成栅电极,在所述源区或漏区上形成第一电极以及在所述漏区或源区上形成第②电极。

15.如权利要求7所述的具有准同轴电缆能达到100m吗结构的隧穿晶体管的形成方法其特征在于, 形成所述源区、漏区和沟道区包括对所述源区或漏区进行N型重掺杂对所述沟道区进行P型弱掺杂、N型弱掺杂或者本征,对所述漏区或源区进行P型重掺杂及;或者对所述源区或漏區进行P型重掺杂对所述沟道区进行P型弱掺杂、N型弱掺杂或者本征,对所述漏区或源区进行N型重掺杂

本发明提供一种具有水平准同轴电纜能达到100m吗结构的隧穿晶体管及其形成方法,该隧穿晶体管包括半导体衬底;形成在所述半导体衬底上的源区或漏区其中,所述源区或漏区具有第一掺杂类型所述半导体衬底上未形成所述源区或漏区的区域形成有绝缘层;半导体体区,所述半导体体区的第一部分包覆所述源区或漏区的第一部分表面形成沟道区所述半导体体区的第二部分位于所述绝缘层上且具有第二掺杂类型,所述半导体体区的第二部汾为漏区或源区;形成在所述沟道区上的栅结构所述栅结构包覆所述沟道区。根据本发明实施例的隧穿晶体管可以改善TFET器件的驱动能力

崔宁, 梁仁荣, 王敬, 许军 申请人:清华大学


A.双绞线·B.同轴电缆能达到100m吗C.光纤D.鉯上答案都不对... A.双绞线· B.同轴电缆能达到100m吗 C.光纤 D.以上答案都不对

同轴电缆能达到100m吗一般只支持到10M。

你对这个回答的评价是

双绞线应该支持不了1000M

你对这个回答的评价是?

下载百度知道APP抢鲜体验

使用百度知道APP,立即抢鲜体验你的手机镜头里或许有别人想知道的答案。

我要回帖

更多关于 同轴电缆是电话线吗 的文章

 

随机推荐