求74LS194内部求差电路电路图图

在数字求差电路电路图中移位寄存器(英语:shift register)是一种在若干相同时间脉冲下工作的以触发器为基础的器件,数据以并行或串行的方式输入到该器件中然后每个时间脈冲依次向左或右移动一个比特,在输出端进行输出这种移位寄存器是一维的,事实上还有多维的移位寄存器即输入、输出的数据本身就是一些列位。实现这种多维移位寄存器的方法可以是将几个具有相同位数的移位寄存器并联起来

移位寄存器是指寄存器中所存的代碼能够在移位脉冲的作用下依次左移或右移。74LS194是一个4位双向移位寄存器最高时钟脉冲为36MHZ,其逻辑符号及引脚排列如图1所示:

其中:D0~D1为並行输入端;Q0~Q3为并行输出端;SR--右移串引输入端;SL--左移串引输入端;S1、S0-操作模式控制端; -为直接无条件清零端;CP-为时钟脉冲输入端



  H-高电平 L-低电平 X-任意电平 ↑-低到高电平跳变

  a-d-A-D 端的稳态输入电平

  QA0-QD0-规定的稳态条件建立前QA-AD的电平

  QAn-QDn-时钟最近的↑前QA-AD的电平

  74ls194推荐工作条件

求差电路电路图如图2所示,将芯片(1)的Q3)接至芯片(2)的SR将芯片(2)的Q4接至芯片(1)的SL,即可构成8位的移位寄存器

把移位寄存器的输出反馈到它的串行输入端,就可以进行循环移位如图3所示。设初态为Q3Q2Q1Q0=1000则在CP作用下,模式设为右移输出狀态依次为:

上图求差电路电路图是一个有四个有效状态的计数器,这种类型计数器通常称为环形计数器同时输出端输出脉冲在时间上囿先后顺序,因此也可以作为顺序脉冲发生器

声明:本文由入驻电子说专栏的作者撰写或者网上转载,观点仅代表作者本人不代表电孓发烧友网立场。如有侵权或者其他问题请联系举报。

试画出用4片74LS194A组成的16位双向寄存器嘚逻辑图

我要回帖

更多关于 求差电路电路图 的文章

 

随机推荐