三位十七进制计数器器的十位用上升沿触发,会出现什么样的现象

本文为大家分享三种6七进制计数器器设计方案

6七进制计数器器设计方案一:基于74LS161的6七进制计数器器设计

首先由555 定时器产生1HZ 脉冲信号,将此信号作为74LS161芯片CP 的输入信号当茬CP信号上升沿到来时74LS161芯片就会自动完成加一功能输出0001111这十六个循环状态,这个输出信号再通过74LS48 译码器将这个信号转化为七段数码管的输出顯示但以在74LS161芯片的12、13 脚(输出信号) 1脚(Rd 非) 之间加了一个与非门,当输Rd (非) 就会自动由出的信号到0110 时变为‘0‘,这时74LS161就完成了清零“1’功能进入下一个循环状态这样就完成了从0-5 的六七进制计数器功能。

6七进制计数器器设计方案二:六进制加法计数器设计

按照习惯我们取二进制的(000~101)为S0~S5的编码,于是得到下表的状态编码表

6七进制计数器器设计方案三:采用T4290用置位法实现6七进制计数器器

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人不代表电子发烧友网立场。文章及其配图仅供笁程师学习之用如有内容图片侵权或者其他问题,请联系本站作侵删 

我要回帖

更多关于 七进制计数器 的文章

 

随机推荐