赛灵思7系列是 virtex 7 多少钱吗

11月1日消息,据外媒报道,美商赛灵思(XILINX, Inc.)于近日宣布首批最高容量的 Virtex-7 2000T 现场可程序逻辑闸阵列 (FPGA )已开始出货。
这款最高容量的可程序逻辑元件内含68亿个晶体管,提供高达200万个逻辑单元,等同于2,000万个ASIC逻辑闸,让客户更容易进行系统整合、取代 ASIC 和着手 ASIC 原型开发与模拟工作。
Virtex-7 2000T 是首款 2.5D IC 堆栈技术的应用,其中藉由赛灵思的堆栈式硅晶互连技术提供全球最高的容量,是其他同类型元件容量的两倍,并大幅超越摩尔定律对单颗28奈米 FPGA 逻辑容量的限制。若采用赛灵思的 Virtex-7 2000T FPGA 取代大容量 ASIC 元件,客户可以相约的成本,但只需三分之一的时间成功设计各种整合式系统,可有效增加系统频宽和透过减少 I/O 互连来降低功耗,并加速先进的ASIC系统之原型开发与模拟作业。
以往同一 FPGA 系列中最高容量的元件都是最后才出货给客户的产品,原因是新的半导体制程必须要经过一段时间才能投产,每片晶圆也必须达到合格的良率,才能让具备最高容量的元件达到符合经济效益的生产状态。赛灵思的堆栈式硅晶互连技术可将四颗独立的 FPGA 晶粒在被动式硅中介层互连,打造全球最完美的高容量单颗可程序逻辑元件。
Virtex-7 2000T 元件提供整合平台,协助设备制造商降低功耗、提高性能与容量。藉由去除电路板上不同IC的I/O界面,有效地降低系统的整体功耗。另外,由于电路板上使用较少的IC元件,客户还能降低材料清单、测试及开发周期的成本。由于晶粒并列在被动式硅中介层中,因此这项技术能克服多个晶粒层层堆栈所衍生的功耗与可靠度问题。中介层中内的每颗晶粒之间有超过一万个高速互连点,提供众多应用所需的高效能整合度。
Virtex-7 2000T FPGA 为客户提供以往只有高容量 ASIC 元件才有的容量、性能及功耗,更具备了各种可重新编程的优点。在越来越多系统和市场中,ASIC的发展受到经济因素的不利影响,然而 Virtex-7 2000T 提供一个可扩充的独特替代方案,降低了因重新设计带来的风险,并省下28奈米客制化IC动辄超过5,000万美元的 NRE 成本。
赛灵思所有28奈米元件包括 Artix-7 、 Kintex-7 、 Virtex-7 FPGA 及 Zynq-7000 EPP ,均采用统一架构支援设计工作,让客户能在不同系列元件上重复使用既有的IP。这些元件均采用台积电28奈米HPL (低功耗的高介电金属闸极)制程技术,让 FPGA 的静态功耗比其他同类元件少50%。随着元件容量持续攀升,具备低静态功耗的FPGA越显重要,采用28奈米 HPL 的 Virtex-7 2000T 元件,远比其他采用多颗 FPGA 的方案耗用较少的功耗。
Virtex-7 V2000T FPGA 初期工程样品已开始供货。客户现在可善用7系列 FPGA 在价格、性能和低功耗方面的优势,着手进行设计工作。这款元件透过少量电力即可使用芯片内部70%以上的资源,用电量远低于其他运用多颗 FPGA 建置的设计。
相关行业资讯FAQ-赛灵思7系列FPGA常见问题解答
> FAQ-赛灵思7系列FPGA常见问题解答
FAQ-赛灵思7系列FPGA常见问题解答
  一般问题本文引用地址:
  1. 今天宣布推出什么产品?
   (Xilinx) 宣布推出的是其 7 系列 ,这一全新的产品系列建立在业界最低功耗和业界唯一一款可满足从低成本到超高端不同产品系列扩展的统一
架构之上。全新的 28nm Artix-7、Kintex-7 和 Virtex-7 系列将功耗效率、性能/容量以及性价比等方面的突破性创新技术与无与伦比的可扩展性和生产率完美结合在一起,大大加强了目标设计平台的战略优势,从而使更广泛的用户社群、市场和应用都能更方便地利用可编程逻辑。
  2. 28nm
系列与当前的 Virtex-6 和 Spartan-6 FPGA 系列有什么不同?
  所有的7 系列 FPGA 产品均采用基于 28nm 工艺技术实施的统一架构,专门针对低功耗与高性能的融合而优化。这种独特的融合不仅使总功耗锐降 50%,性价比和系统性能双双提升 2 倍,同时也是全球首款集成了 200 万个逻辑单元的 FPGA(与前代产品相比,容量提升了 2.5倍)。因此,设计人员现在能够轻松满足应用扩展需求,让 28nm 产品系列支持各种系统性能、容量和成本要求,同时不超出功耗预算。
  3. 赛灵思 7 系列 FPGA 何时推出软件?
  支持新型 FPGA 系列的早期 ISE& Design Suite 软件,已经率先面向有限数量的早期使用客户和合作伙伴提供。
  4. 新型的 28nm 器件何时开始供货?
  首批产品将于 2011 年第一季度开始供货。
  5. EasyPath 计划是否适用于 7 系列产品?
  完全适用。EasyPath选项将会在 Virtex-7 FPGA产品发布的同时发布,可确保用户在无需增量转换或工程投资的情况下还能将成本再降低 35%。
  6. 全新FPGA些列 与其他同类竞争型 28nm FPGA 产品相比而言性能如何?
  赛灵思推出了业界具有最低功耗、高可用性能和最大容量的最完整可编程产品组合。赛灵思选择了专为实现更低静态功耗而精心优化的高 k 金属栅 (HKMG)这一高性能低功耗工艺技术,这意味着与采用其他28nm 高性能工艺的 FPGA 相比,赛灵思 28nm 器件能将静态功耗锐降 50%,总功耗降低 30%。此外,7 系列 FPGA 也是业界唯一一款构建在统一架构基础之上的 FPGA。无论在功耗、性价比还是可扩展性方面,业界同类竞争 FPGA 解决方案都无法与赛灵思的统一 28nm 系列相匹敌。
  7. 为什么新系列解决方案选用高性能低功耗 28nm 工艺?
  在与客户协作定义新一代 7 系列 FPGA 产品时,我们清晰地认识到,低功耗作为一种普遍性要求将影响 FPGA 在众多市场领域的使用。此外,静态功耗在 28nm 工艺节点达到了与动态功耗的相交点,也就是说静态功耗与动态功耗对总功耗的影响均等。之所以选择 28nm HKMG 高性能低功耗 (HPL) 工艺制程,原因在于其能够有效地管理静态功耗,同时还能提供新一代 FPGA 所需的优异性能。
  8. 较低动态功耗背后有哪些关键支持因素?
  降低动态功耗需要结合多种架构和技术决策,其中包括晶体管的选择以及低 k 电介层的使用等。ISE12 设计套件推出的智能时钟门控制和第五代部分可重配置技术使设计人员能够进一步降低动态功耗。初期结果显示:
  与 40nm/45nm 低功耗产品相比,动态功耗可降低 25% 到 30%;
  与 40nm/45nm 低功耗产品相比,I/O 动态功耗可降低 30%;
  智能时钟门控制技术和部分可重配置技术可将功耗再降 20%。
  如欲了解有关 28nm 低功耗技术的更多详情,敬请访问:28nm 技术概览白皮书。
  9. Virtex 与 Spartan 产品一直采用不同的工艺。赛灵思如何以一种工艺技术满足两种不同市场的需求?
  赛灵思的 28nm 高性能低功耗工艺可提供能同时满足 Spartan 和 Virtex FPGA 应用市场所需的功能。不过,工艺仅是总体性能和功耗平衡取舍的一个方面。功耗与性能与众不同的出色表现则依赖于各种架构创新,并且需要审慎地为每个子系列选择晶体管。赛灵思进一步强调,28nm 工艺的价值优势在于不同产品系列采用通用的可扩展架构,而且通过增强型软件工具提供了 ASIC 级的功能,从而可满足成本和功耗预算需求,并且设计方案移植和 IP 重用也能显著提高生产率。
分享给小伙伴们:
我来说两句……
最新技术贴
微信公众号二
微信公众号一赛灵思宣布开始发货首款Virtex-7 H580T
> 赛灵思宣布开始发货首款Virtex-7 H580T
赛灵思宣布开始发货首款Virtex-7 H580T
  1. 发布了什么信息?本文引用地址:
宣布开始发货全球首款 3D 异构All Programmable器件&
H580T FPGA。
HT 采用堆叠硅片互联 (SSI) 3D 中介层(interposer)技术,是业界带宽最高的 FPGA,具有多达 16 个 28Gbps 和 72 个 13.1Gbps 收发器,也是业界唯一一款能满足 200G 和 400G 关键应用的单芯片解决方案。
结合赛灵思领先的 100G变速机制(gearbox)、以太网 MAC、OTN 和 Interlaken IP, HT 可为客户提供不同的系统集成度,从而帮助他们在向 CFP2 光学模块转型时满足空间、功耗和成本要求。
在赛灵思最新的 28 Gbps 技术视频中,Virtex-7 H580T 展示了其提供的眼图和抖动功能能力,可以达到连接 CFP2 光学模块的性能需求。有关新白皮书和视频等请参见赛灵思的 28 Gbps 串行收发器技术网页。
  2. 是什么在推动赛灵思 28Gbps 收发器解决方案需求增长?
通信设备 OEM 厂商面临着将设备密度翻番同时保持功耗不变、并降低成本的压力。相对于 CFP 光学模块而言,CFP2 光学模块可支持新一代 100 & 400Gbps系统的设计,最大化面板带宽密度,同时又不增加尺寸和功耗。
需要数据速率范围在 10Gbps 到 28Gbps 之间的 SEREDES,以支持更高带宽。芯片到光学模块、芯片到背板以及芯片间接口的抖动要求正变得极其严格,也是赛灵思在开发 Virtex-7 HT FPGA(包括 Virtex-7 H290T 和 Virtex-7 H870T)时除功耗之外所关注的另一重点。
构建 400Gbps 线路卡的客户希望单芯片解决方案的输入端具有 16 个 28Gbps 收发器连接到 4 个 400Gbps CFP2 光学模块。有关系统还要求用 48~72 个 10.3125Gbps 收发器连接到多个数据速率为 200Gbps 或 400Gbps 的NPU 或 ASIC。除了提供带有 16 个 28Gbps 收发器的 Virtex-7 HT 之外,赛灵思还为100Gbps、2 x 100Gbps应用提供带 4 个或 8 个 28Gbps 收发器的器件。
  3. 需要 28Gbps 收发器的高速标准和协议有哪些?
IEEE 802.3
25Gbps Infiniband
32Gbps Infiniband
OIF/CEI 28G-SR
OIF/CEI 28G-VSR
  4. Virtex-7 H580T FPGA 主要支持哪些常见应用?
常见应用包括采用双变速箱功能并集成 200G OTN 转发器的实现方案
2 x 100G MAC 到 Interlaken 桥接器
双变速机制(gearbox)集成 OTN 映射器
原生 200G OTN 转发器并直接连接到 CFP2 光学模块。
  5. 什么是变速机制(gearbox)?
变速机制(gearbox)是一种片上 IP 功能,可将 CFP2 光学模块的 4x25-28Gbps 转变为10x 10.3-11.18Gbps 接口,适用于现有的 ASIC/ASSP。变速机制(gearbox)还能作为转发器/通传机制,把 CFP2 的 4x25-28Gbps 转为 10x10.3-11.18Gbps,并连接于现有的 ASIC/ASSP。
分享给小伙伴们:
我来说两句……
最新技术贴
微信公众号二
微信公众号一您的位置: &
Virtex-7/Kintex-7/Arix-7系列:FPGA
优质期刊推荐

我要回帖

更多关于 virtex 7中文手册 的文章

 

随机推荐