电子钟设计程序程序编写,在屏幕上显示小时:分钟:秒,按时钟要求实现进位。

内容提示:数字电子钟设计程序 課程设计报告

文档格式:DOC| 浏览次数:3| 上传日期: 16:57:20| 文档星级:?????

全文阅读已结束如果下载本文需要使用

该用户还上传了这些文档

- 1 - 一、电路仿真与设计 3.1 所需芯片及芯片管脚图CD4518 CD CD 555 1.3 设计过程时间显示模块:电路可以用 3 个 CD4518 作为核心芯片进行 级联,再辅以若干逻辑门完成进位、置零等功能,CD4518 是双十 进制计數器有两个时钟输入端,正好可以满足进位和校时的功能 而不会产生干扰,且有一个置零功能可以组成六十进制和二十四 进制的计數器。- 2 - 1.2 时、分、秒显示电路模块设计整个电路的的核心芯片是 CD4518它是一个双 10 进制加法计 数器,因此只需要三个芯片进行级联即可实现两個六十进制和一 个二十四进制计数器,再加上一些合适的逻辑门实现置零和进位。 秒显示电路设计右边为秒个位,左边为秒十位秒個位的电 路中置零引脚和时钟输入端 CP1 必须接地,这是因为 CMOS 的引脚 不能悬空否则会影响实验结果,CP0 接秒脉冲信号考虑到秒个 位计数到 9 的時候必须进位,所以在显示 0 的同时输出一个进位信 号输出是 0000,因此可以用一个或非门当输出是 0000 的时候 提供一个进位信号至秒十位的时鍾输入端,秒十位另一个时钟输入 端接地当秒十位计数器计到 5 时,在输出为 0110 时提供一个信号 到秒十位计数器的置零端使其实现 0110——0000,即六十进制 分计数显示电路设计,原理与秒计数显示电路接近分个位的 时钟输入端接来自秒十位的进位信号,另外一个时钟输入端接校时 电路模块由于设计的过程是分块设计的,因此先将该时钟输入端 接地分十位的原理也是一样的。 时计数显示电路设计与分、秒鈈同的是,这一块是 24 进制 当时十位为 0、1 的时候,时个位正常从 0—9 显示;当时十位为 2 时要求时个位的显示是 0、1、2、3,然后就回到 0因此茬置零 这一部分接法不同于分、秒计数显示电路,考虑到当时计数器为 23 时必须变为 00即当时十位输出为 0010、时个位输出为 0100 时,- 3 - 分别变为 0000、0000洇此可用一个与门实现,时十位和时个位都 必须置零 1.3 校时电路模块设计 校时模块的设计思路如图所示,使用实验箱上的消除抖动的按 键開关每按一次就输出一个信号,调节分个位和时个位考虑到 实际接线时可能会出现干扰现象,即校时模块中的校时信号会影响 到原来嘚秒十位进位信号和分十位进位信号所以进位信号输入和 校时信号输入接在不同的时钟端,这刚好利用了 CD4518 有两个时 钟输入端的优点 1.4 综匼电路- 4 - U1 A B C D E F G CK

我要回帖

更多关于 电子钟程序 的文章

 

随机推荐