求基于FPGA的IFFT/IFFT处理器的衣柜设计图(quartus II), 要有仿真图和衣柜设计图图,重赏~~~~

基于FPGA的OFDM基带系统的设计与实现,mimo ofdm系统,fpga系统,数字基带传输系..
扫扫二维码,随身浏览文档
手机或平板扫扫即可继续访问
基于FPGA的OFDM基带系统的设计与实现
举报该文档为侵权文档。
举报该文档含有违规或不良信息。
反馈该文档无法正常浏览。
举报该文档为重复文档。
推荐理由:
将文档分享至:
分享完整地址
文档地址:
粘贴到BBS或博客
flash地址:
支持嵌入FLASH地址的网站使用
html代码:
&embed src='/DocinViewer-4.swf' width='100%' height='600' type=application/x-shockwave-flash ALLOWFULLSCREEN='true' ALLOWSCRIPTACCESS='always'&&/embed&
450px*300px480px*400px650px*490px
支持嵌入HTML代码的网站使用
您的内容已经提交成功
您所提交的内容需要审核后才能发布,请您等待!
3秒自动关闭窗口基于FPGA的可配置FFT_IFFT处理器的设计与实现--《电子技术应用》2012年03期
基于FPGA的可配置FFT_IFFT处理器的设计与实现
【摘要】:设计实现了一种用于P2P移动无线通信手持终端产品。该设计采用优化的单碟形4路并行结构,兼容802.11g协议,可配置完成64点、256点、1 024点的FFT-IFFT处理器,设计以Xilinx公司的Virtex-2系列的XC22V500芯片为硬件平台。通过大量实际信号与数据的联合调试,表明了设计的正确性及实用性。
【作者单位】:
【关键词】:
【基金】:
【分类号】:TN929.5;TN791【正文快照】:
目前,正交频分复用OFDM(Orthogonal FrequencyDivision Multiplexing)技术已经成为未来宽带无线接入系统的基本实现技术之一,其抗多径衰落和高频带利用率的优点被广泛应用于无线通信系统中,是解决高速数据在无线信道中传输的首选方案[1]。FFT_IFFT处理器是OFDM系统中数据处理
欢迎:、、)
支持CAJ、PDF文件格式,仅支持PDF格式
【共引文献】
中国期刊全文数据库
毕超;江波;;[J];工程塑料应用;2007年12期
杨凡;李祥;涂军;;[J];安防科技;2008年01期
陈知新;;[J];安徽电子信息职业技术学院学报;2010年05期
于效宇;赵洪;刘艳;岳振;;[J];半导体光电;2009年01期
刘艳;赵洪;于效宇;丁倩;;[J];半导体光电;2009年02期
周金治;;[J];兵工自动化;2005年06期
马兴;舒泽胜;马云富;蒋晓辉;;[J];兵工自动化;2008年12期
汪毓铎;王秀东;;[J];北京信息科技大学学报(自然科学版);2009年03期
王佳;[J];北京建筑工程学院学报;2001年02期
杨杰;崔诵祺;刘策伦;;[J];北京理工大学学报;2010年12期
中国重要会议论文全文数据库
柴黎;姚秀芳;;[A];北京高教学会实验室工作研究会2009年学术研讨会论文集[C];2009年
王秀芳;张光华;陈雪松;;[A];第十一届全国信号处理学术年会(CCSP-2003)论文集[C];2003年
刘彬;张建国;熊建林;;[A];经济发展方式转变与自主创新——第十二届中国科学技术协会年会(第二卷)[C];2010年
白德风;吕长志;张喆;王羽;;[A];2007北京地区高校研究生学术交流会通信与信息技术会议论文集(上册)[C];2008年
赵秋霞;张莉;刘雅举;郭艳霞;;[A];2007年河北省电子学会、河北省计算机学会、河北省自动化学会、河北省人工智能学会、河北省计算机辅助设计研究会、河北省软件行业协会联合学术年会论文集[C];2007年
沈彬;郭庆华;于广锁;;[A];上海市化学化工学会2010年度学术年会论文集[C];2010年
陈霁;管庆;;[A];2006中国西部青年通信学术会议论文集[C];2006年
涂鹏;钱玮;;[A];2008年江苏省计量测试学术论文集[C];2008年
汪人先;徐秀娟;;[A];中国空间科学学会空间探测专业委员会第十二次学术会议论文集[C];1999年
潘晓东;;[A];2008年声频工程学术交流年会论文集[C];2008年
中国博士学位论文全文数据库
郭伟;[D];国防科学技术大学;2011年
张冠英;[D];河北工业大学;2011年
姜毅;[D];大连海事大学;2010年
吴文杰;[D];电子科技大学;2011年
中国硕士学位论文全文数据库
李宝磊;[D];华中科技大学;2011年
张德水;[D];上海交通大学;2012年
于杨;[D];大连理工大学;2011年
梁赫西;[D];华中科技大学;2011年
鲁东;[D];长安大学;2011年
冯欣欣;[D];西安电子科技大学;2011年
胡洋;[D];重庆大学;2011年
赵义成;[D];重庆大学;2011年
武利珍;[D];杭州电子科技大学;2009年
段海涛;[D];山东大学;2010年
【相似文献】
中国期刊全文数据库
本刊编辑部;;[J];电子产品世界;2007年04期
Jeff BGreg B;[J];电子产品世界;2007年08期
期彤;;[J];电子设计应用;2007年11期
兆霁;[J];今日电子;1999年03期
;[J];电子商务;2007年07期
;[J];数码世界(B版);2007年03期
Yosi S;[J];今日电子;2008年10期
杨郁伟;;[J];电子设计应用;2007年06期
理一;[J];世界电子元器件;2000年12期
李冉;[J];电子设计应用;2005年10期
中国重要会议论文全文数据库
成建晖;于慧敏;叶红;陈强;;[A];第十届全国信号处理学术年会(CCSP-2001)论文集[C];2001年
梁志强;;[A];2008年全国声学学术会议论文集[C];2008年
;[A];电子信息节能技术与产品推广应用专集[C];2009年
冉峰;徐美华;陈章进;汤立华;;[A];2004年生命系统建模仿真国际会议暨第一届全国生命系统建模仿真学术会议论文集[C];2004年
蔡海文;陈刚;耿健新;董作人;瞿荣辉;李琳;赵岭;夏江珍;黄锐;陈高庭;方祖捷;;[A];全国第十次光纤通信暨第十一届集成光学学术会议(OFCIO’2001)论文集[C];2001年
游余新;;[A];第五届中国通信集成电路技术与应用研讨会会议文集[C];2007年
王凯;陈尚松;郭庆;;[A];2004全国测控、计量与仪器仪表学术年会论文集(下册)[C];2004年
杜冰;罗钧;;[A];中国仪器仪表学会第六届青年学术会议论文集[C];2004年
杜彬;海洋;曹云侠;毕欣;;[A];第七届全国信息获取与处理学术会议论文集[C];2009年
白德风;吕长志;王羽;张喆;;[A];中国仪器仪表学会第九届青年学术会议论文集[C];2007年
中国重要报纸全文数据库
洪生 飞思卡尔电视产品部全球市场总监
北京君正集成电路有限公司市场总监
Marvell公司业务拓展总监
费宗莲;[N];中国电子报;2010年
陈彦廷 D[N];电子资讯时报;2007年
;[N];中国计算机报;2005年
本版编辑 安永楷  梁红兵;[N];中国电子报;2007年
;[N];人民邮电;2008年
盛利;[N];科技日报;2010年
宋家雨;[N];网络世界;2007年
秦晴;[N];科学时报;2007年
本报记者  林剑;[N];通信信息报;2007年
;[N];人民邮电;2006年
中国博士学位论文全文数据库
钟伟;[D];哈尔滨工业大学;2007年
陈科明;[D];浙江大学;2007年
王超;[D];中国科学技术大学;2011年
杜高明;[D];合肥工业大学;2007年
韩泽耀;[D];浙江大学;2002年
张宇弘;[D];浙江大学;2004年
李磊;[D];浙江大学;2007年
刘坤杰;[D];浙江大学;2007年
袁小龙;[D];浙江大学;2009年
胡永华;[D];合肥工业大学;2001年
中国硕士学位论文全文数据库
魏永成;[D];国防科学技术大学;2009年
刘立;[D];哈尔滨工业大学;2009年
叶晓敏;[D];复旦大学;2011年
王荣华;[D];哈尔滨理工大学;2011年
孙波;[D];西安电子科技大学;2011年
任建波;[D];东北师范大学;2011年
云霄;[D];西安电子科技大学;2009年
张雪松;[D];哈尔滨工业大学;2008年
郝春娥;[D];华北电力大学(北京);2011年
陈嘉华;[D];浙江大学;2003年
&快捷付款方式
&订购知网充值卡
400-819-9993
《中国学术期刊(光盘版)》电子杂志社有限公司
地址:北京清华大学 84-48信箱 知识超市公司
出版物经营许可证 新出发京批字第直0595号
同方知网数字出版技术股份有限公司
订购热线:400-819-82499
在线咨询:
传真:010-
京公网安备74号 下载
 收藏
该文档贡献者很忙,什么也没留下。
 下载此文档
正在努力加载中...
基于FPGA的32位浮点数据FFT及IFFT的设计与实现
下载积分:890
内容提示:
文档格式:PDF|
浏览次数:1|
上传日期: 21:11:41|
文档星级:
该用户还上传了这些文档
下载文档:基于FPGA的32位浮点数据FFT及IFFT的设计与实现.PDF
官方公共微信基于FPGA的FFT/IFFT处理器的实现-IC技术信息
&&&&&|&&|&&|&&|&&|&&|&&|&&|&&|&&|&
作者: 发布时间: 17:52:41 来源: 
基于FPGA的FFT/IFFT处理器的实现浙江大学仪器系数字技术与仪器研究所(杭州 310027)孙阳 李然
高速实时数字信号处理对系统性能要求很高,因此,几乎所有的通用DSP都难以实现这一要求。可编程逻辑器件允
基于FPGA的FFT/IFFT处理器的实现浙江大学仪器系数字技术与仪器研究所(杭州 310027)孙阳 李然
高速实时数字信号处理对系统性能要求很高,因此,几乎所有的通用DSP都难以实现这一要求。可编程逻辑器件允许设计人员利用并行处理技术实现高速信号处理算法,并且只需单个器件就能实现期望的性能。在数据通信这样的应用中,常常需要进行高速、大规模的FFT及其逆变换IFFT运算。当通用的DSP无法达到速度要求时,唯一的选择是增加处理器的数目,或采用定制门阵列产品。现在,随着微电子技术的发展,采用现场可编程门阵列(FPGA)进行数字信号处理发展迅速。采用现场可编程器件不仅加速了产品上市时间,还可满足现在和下一代便携式设计所需要的成本、性能、尺寸等方面的要求,并提供系统级支持。本文研究了基于FPGA的FFT及其逆变换IFFT处理器的硬件电路实现方法。在系统时钟频率为100MHz时,1024点复位FFT的计算时间只需要10μs左右。
2 基4 FFT/IFFT算法
序列x(n),n=0,...,N-1的离散傅里叶变换为:
这说明IFFT可以由FFT求出。因此,FFT和IFFT处理器可以用统一的硬件结构来实现。
对于FFT,设序列x(n)的长度为N=4p(p为整数),则基4频率抽取蝶菜运算单元方程为:
3 FFT/IFFT的硬件实现
我们采用Xilinx公司的Virtex-II系列FPGA来实现FFT/IFFT处理器。
3.1 蝶形运算单元结构
基4频率抽取FFT计算一共包括了log4(N)级运算,其中,在每一级中包含了N/4个基4蝶形运算,蝶形运算器如图1所示。
Virtex-II系列FPGA有内嵌18bit×18bit补码乘法器以及大容量用户可配置RAM,非常适合做大规模算术运算。图1所示的蝶形运算器可以在一个时钟周期内完成一次基4蝶形运算。其中,操作数A、B、C、D存放在RAM中,三个18位放置因子W1、W2、W3存放在ROM中。由于运算结果可能会超过原数据,所以要进行量化移位[1][2]。
3.2 并行运算结构
通用DSP的蝶算单元通常是从内存中顺序读入四个操作数A、B、C、D,因而计算速度受到了很大限制。而使用FPGA可充分利用并行计算技术在一个时钟周期内并行读取四个操作数,以便完成一次基4蝶形运算。我们采用四对RAM×2(分别存放实部和虚部)来存储蝶算中的操作数A、B、C、D。如图2所示,处理器在每个时钟周期从RAM中读出数据A、B、C、D送入蝶形运算器(图1)。运算结果AO、BO、CO、DO在下一个时钟周期写回原地址。
图2中的四对RAM×2的地址A0,A1,A2,A3分别对应公式(3)中的n,n+4p-s-1,n+2×4p-s-1,n+3×4p-s-1。A0,A1,A2,A3可以按下述方法产生:
设a,b为两个递减计数器,它们组成一个大的计数器Counter=a×4p-1+b。如图3所示。
ROTATEn(x,m)表示把x(n位二进制)循环左移m位。则图2中四个操作数地址为:
式(4)中每个地址对应一个RAM×2的入口地址。设操作数地址A的四进制表达式为A=(Kp-1...K1K0)4。定义Mk为A的所有四进制位数和除以4的余数
式(5)中,mod为求余运算。
可以证明地址A0,A1,A2,A3的Mk值互不相同,取值范围是0,1,2,3。因此我们采取如图2所示的并行存储结构:所有Mk=0的操作数都存放在RAMA中,Mk=1的操作数都存放在RAM B中,Mk=2的操作数都存放在RAM C中,Mk=3的操作数都存放在RAM D中。通过以上地址映射,我们可以在一个时钟周期并行读取四个操作数地址,完成蝶形运算。
3.3 放置因子的生成
为了加快FFT/IFFT运算速度,我们采用查表的方式来得到放置因子W1,W2,W3(图1),我们采用3对ROM×2(实部和虚部)来存放复数W1,W2,W3,三个ROM的入口地址都为c。可以证明,把图3中的计数器b的低2(p-a-1)位都置为0所得到的值即为c的值。即:
3.4 FFT/IFFT芯片整体结构
FFT/IFFT芯片整体结构如图4所示。在式(2)中讨论过,我们可以用FFT来计算IFFT,只需要先求出输入序列的共轭X*(k),然后进行正常的蝶形运算,在输出时再进行一次求共轭运算。所谓复位的共轭是对它的虚部取反,实部不变。因此,我们可以把处理器动态地配置成FFT或其逆变换IFFT。为了充分利用I/O带宽、连续地进行FFT/IFFT。为了充分利用I/O带宽、连续地进行FFT/IFFT。我们采用了乒乓缓冲存储结构,如图4所示。由于FFT/IFFT计算采用的是同址计算,每次蝶形运算结果要写回原地址中,所以,RAM X和RAM Y有输入和工作两种模式。这里,我们把RAM X和RAM Y配置成乒乓结构,当RAM X处于工作模式时,RAM Y处于输入状态。当一次64/256/1024点FFT/IFFT完成后,RAM X和RAM Y将自动切换到另一个状态。这样,输入序列就可以连续地输入到FFT/IFFT处理器中进行变换,以达到实时处理的要求。输出结果存放在RAM Z中,可以由用户读出。
4 测试结果
这个电路采用Verilog HDL完成设计,采用Virtex-II XC2V250实现。使用Vilinx ISE4.2i完成整套流程,图5是部分仿真波形(modelsim+sdf)。在系统时钟为100MHz时,完成一次1024点复数FFT/IFFT需要12.8μs。相比之下,TI公司的TMS320C67(主频167MHz)需要120μs,AD公司的ADSP21160(主频100MHz)需要90μs。可见,基于FPGA的FFT/IFFT处理器由于其硬件上的并行性,速度远远快于一般的通用DSP。
FPGA具有成千上万的查找表和触发器,因此,FPGA平台可以利用更低的成本达到此通用DSP更快的速度。采用FPGA技术,还可以获得高性能,满足成本要求,并享有快速有效地对新设计进行优化的灵活性。针对这一特性,本文研制了一种基于并行算法的FFT/IFFT处理器,可以广泛应用在高速信号处理系统中。
【】【】【
※ 相关信息
无相关信息
※ 其他信息
访问数:&|&
数据加载中..

我要回帖

更多关于 衣柜设计图 的文章

 

随机推荐